#### **Comparison of Various Light Detecting Photo Sensor Structures** **Hole Accumulation Diode (HAD)** P+NPNsub Junction HAD Photodiode (JAP 1975-134985) Sony 1975 $\mathsf{V}_\mathsf{sub}$ Nsub Hagiwara(1975), P+NP junction Photodiode on Nsub, **P**+ Pwell the original Pinned Photodiode with VOD function. Light VOD ■ NPNsub Junction Photodiode with VOD function (JAP 1978-1971) Toshiba 1978 Vsub Nsub N Yamada (1978) NP junction Photodiode on Nsub, Light with the vertical overflow drain (VOD) function. VOD PNPsub junction type Buried Photodiode (JAP 1980-123259) CTD ▲ NEC 1980 | Shirai&Teranishi (1980 | <del></del> | N Psub | _ | | | |------------------------|---------------------|-------------------|----------------|-------------------|----------| | with the buri | ed charge col | | | <u>e-</u> | Ť | | type | Classical<br>N+Psub | Buried<br>Channel | Yamada<br>1978 | Teranishi<br>1980 | Hag<br>1 | | type feature | Classical<br>N+Psub<br>Photodiode | Surface<br>Channel<br>CCD | Buried<br>Channel<br>CCD | Yamada<br>1978<br>NPNsub | Teranishi<br>1980<br>PNPsub | Hagiwara<br>1975<br>PNPNsub | |------------------------|-----------------------------------|---------------------------|--------------------------|--------------------------|-----------------------------|-----------------------------| | Blue Light Sensitivity | 0 | X | X | 0 | 0 | 0 | | Low Image Lag | X | 0 | 0 | X | 0 | 0 | | Surface Dark Current | X | X | X | X | 0 | 0 | | Surface Trap Noise | X | X | 0 | X | 0 | 0 | | Vertical OFD (VOD) | X | Х | Х | 0 | Х | 0 | ## **PNPN** junction Transistor type Pinned Photodiode Visit https://www.j-platpat.inpit.go.jp/ and put the patent number 1975-134985 File 1975-134985 Filed 1975/11/10 Public 1975-058414 Public 1977/05/13 Grant 1983/10/19 #### **Patent Claim in English Translation** (1) In the semiconductor substrate (Nsub), the first region(P1) of the first impurity type is formed, (2) on which, the second region (N) of the second impurity type is formed. (3) The charge (e-) from the light collecting part (N) is is transferred to the adjacent charge transfer device (CTD). (4) Both are placed along the main surface of the semiconductor substrate. (5) In the solid stare image sensor so defined, a rectifying Emitter junction (Je) is formed on the second region (N) of the light collecting part (N). And (6) Collector junction (Jc) is formed by the second region (N) and the first region (P1), forming a transistor structure ( P2NP1 ) (7) Photo charge is stored in the Base region (N) according to the illuminated light intensity, and transferred to the adjacent CTD. The solid state image sensor so defined is in the scope of this patent claim. Fig.6 shows that this is also the invention of the in pixel VOD (vertical overflow drain). ### **PNPN junction Transistor type Pinned Photodiode** Visit https://www.j-platpat.inpit.go.jp/ and put the patent number 1975-134985 File 1975-134985 Filed 1975/11/10 Public 1975-058414 Public 1977/05/13 Grant 1983/10/19 (1)半導体基体 (Nsub) に、第1電導型の第1半導体 領域 (P1) と、(2) 之の上に形成された第2導電型 の第2半導体領域 (N) とが 形成されて (3)光感知部 (N)と之よりの電荷を転送する電荷転送部(CTD) とが (4)上記半導体基体 (Nsub) の主面 に沿う如く 配置されて成る(5)固体撮像装置に於いて上記 光感知部(N)の上記第2半導体領域(N)に整流性 接合(Je)が形成され、該接合(Je)をエミッタ(P2N)接合 とし、(6)上記第1(P1)及び 第2半導体領域(N)間 + Vsub の接合(N/P1) をコレクタ接合(Jc)とするトランジスタ (P2NP1) を形成し(7) 該 トランジスタ(P2NP1) の ベースとなる上記第2半導体領域(N)に光学像に 応じた電荷を蓄積しここに蓄積された電荷を上記 転送部(CTD)に移行させてその転送を行うように したことを特徴とする固体撮像装置。 Fig.6 shows that this is also the invention of the in pixel VOD (vertical overflow drain). # **Definition of Pinned Photodiode** Surface Potential must be directly Pinned by the adjacent channel stop P+ region. Otherwise the surface P+ region becomes floating by the RC delay time. Though the surface P+ region can be connected by remote P+ channel stops, however, it will still have the RC delay time and will be floating and NOT pinned. ### **Hole Accumulation Diode (HAD)** **Definition of Sony HAD (PPD+VOD)** Japanese Patent 1975-134985 defines the P+NP junction type dynamic photo transistor on the substrate (Nsub). Pinned Photodiode must have the adjacent P+ channel Stops. #### Japanese Patent 1975-134985 by Hagiwara at Sony on Oct 23, 1975. In case of Fig. 5, the P+NP junction type Pinned Photodiode with the surface P+ hole accumulation layer that has a fixed or Pinned surface potential by the external metal Ohmic contact. The Excess charge flow is toward the silicon surface in this case. Light illumination direction is the opposite as the excess charge flow in case of Fig. 5. In case of Fig. 6, Light illumination direction is the same as the excess charge flow. The VOD is formed so that the excess charge is drained to the silicon substrate. Japanese Patent of SONY HAD sensor Sony Original HAD Sensor Japanese Patent by Yoshiaki Hagiwara at Sony See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims Built-in Vertical Overflow Drain (VOD) Function** (1) In the semiconductor substrate (Nsub), Main **Surface Substrate Substrate** Main **Surface Case(1) Front Light Illumination** Case(2) Back Light Illumination **Japanese Patent of SONY HAD sensor** Sony Original HAD Sensor Japanese Patent by Yoshiaki Hagiwara at Sony See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** (1) In the semiconductor substrate (Nsub), the first region (Pwell) of the first impurity type is formed, Main **Surface Substrate Pwell Pwell Substrate** Main **Surface Case(1) Front Light Illumination** Case(2) Back Light Illumination Japanese Patent of SONY HAD sensor by Yoshiaki Hagiwara at Sony Sony Original HAD Sensor Japanese Patent See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** (2) on which, the second region (N) of the second impurity type is formed. Main **Surface Substrate** N e- e- e-**Pwell** e- e- e-N Pwell **Substrate** Main Light | **Surface** Light **Case(1) Front Light Illumination** Case(2) Back Light Illumination Japanese Patent of SONY HAD sensor by Yoshiaki Hagiwara at Sony Sony Original HAD Sensor Japanese Patent See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** - (3) The charge (e-) from the light collecting part (N/Pwell Junction ) is transferred to the adjacent charge transfer device (CTD). - (4) Both are placed along the main surface of the semiconductor substrate. **Japanese Patent of SONY HAD sensor** by Yoshiaki Hagiwara at Sony **Sony Original HAD Sensor Japanese Patent** See Patent 1975-134985 (November 10, 1975) Hole Accumulation Diode (HAD) **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** (5) In the solid stare image sensor so defined, a rectifying Emitter junction (Je) is formed on the second region (N) of the light collecting part (N/Pwell), Main **Surface Substrate Pwell** e- e-N Pwell **Substrate** Main Light | **Surface** Light **Case(1) Front Light Illumination** Case(2) Back Light Illumination Japanese Patent of SONY HAD sensor by Yoshiaki Hagiwara at Sony Sony Original HAD Sensor Japanese Patent See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** (6) forming a P+NP Junction type transistor structure with the N/Pwell junction as Collector junction (Jc). Main **Surface Substrate** Pwell **Pwell Substrate** Main Light | **Surface** Light **Case(1) Front Light Illumination** Case(2) Back Light Illumination Japanese Patent of SONY HAD sensor by Yoshiaki Hagiwara at Sony Sony Original HAD Sensor Japanese Patent See Patent 1975-134985 (November 10, 1975) **Hole Accumulation Diode (HAD)** **Patent Claims** **Built-in Vertical Overflow Drain (VOD) Function** (7) The charge, stored in the Base region (N) according to the illuminated light intensity, is transferred to the adjacent CTD. The solid state image sensor so defined is in the scope of this patent claim. (19 日本国特許庁(JP) (11) (11) ① 特 許 出 願 公 告 #### ⑫特 許 公 報(B2) 昭58-46905 5DInt.Cl.3 21)特 識別記号 庁内整理番号 2040公告 昭和58年(1983)10月19日 H 04 N 5/30 H 01 L 27/14 6940—5 C 6819—5 F 発明の数 1 (全4頁) 1 50固体撮像装置 顧 昭50-134985 ②出 顧 昭50(1975)11月10日 69公 開 昭52-58414 ④ 昭52(1977) 5 月13日 72発 明 者 萩原 良昭 横浜市保士ケ谷区狩場町 303 の 159 狩場台アパート 402 号室 勿出 願 人 ソニー株式会社 東京都品川区北品川6丁目7番35 号 個代 理 人 弁理士 伊藤 貞 の特許請求の範囲 2 像装置は、第1図に示すように、夫々絵素となる 光感知部(センサー部)1が行(水平)及び列 (垂直)方向に夫々複数個配列され、共通の列上 の光感知部1に関し、共通の垂直シフトレジスタ2 はCCDよりなり、その電荷転送部が、対応する 列上の光感知部1に夫々隣合つて設けられる。又、 各シフトレジスタ2の一端(第1図に於いて下端) には水平シフトレジスタ3が設けられ、撮像光学 10 像に応じて各光感知部1に生じた電荷を、例えば テレビジョン映像に於いては、その帰線消失対 に於いて垂直シフトレジスタ2の各転送部に転送 し、このシフトレジスタ2によつてこの電荷を垂 直方向に順次シフトレジスタ2によつてこの電荷を垂 直方向に順次シフトレジスタによつて各 #### ⑩特 許 公 報(B2) 昭58-46905 #### の特許請求の範囲 1 半導体基体に、第1導電型の第1半導体領域 と、之の上に形成された第2導電型の第2半導体 領域とが形成されて光感知部と之よりの電荷を転 送する電荷転送部とが上記半導体基体の主面に沿 記光感知部の上記第2半導体領域に整流性接合が 形成され、該接合をエミツタ接合とし、上記第1 及び第2半導体領域間の接合をコレクタ接合とす るトランジスタを形成し、該トランジスタのペー スとなる上記第2半導体領域に光学像に応じた電 25 荷を蓄積し、ことに蓄積された電荷を上記転送部 に移行させて、その転送を行うようにしたことを 特徴とする固体撮像装置。 #### 発明の詳細な説明 チャンネル型CCDを用いた固体擦像装置に係わ 30 CCDを用いた固体擦像装置としてはフレーム トランスフア方式によるもの、或いはインターラ イントランスフア方式によるものが提案されてい 35 30 インターライントランスフア方式による固体撮 15 転送し、更にこの水平シフトレジスタによつて各 行の絵素に関する電荷を水平方向にシフトして出 力端子はよりこの電荷に応じた撮像信号を得るよ うになされている。 とのような構成による固体撮像装置の光感知部 う如く配置されて成る固体撮像装置に於いて、上 20 1とこれに隣合う垂直シフトレジスタ2の転送部 の構造を第2図及び第3図に示す。この例に於い ては埋込みチャンネル型 C C D構成とした場合で、 との場合、半導体基体4に、第1の導電型例えば P型半導体領域5と、これの上に基体4の一主面 4 a に臨んで第2の導電型例えばN型の半導体領 域 6 とが設けられ、主面 4 a に沿つて光感知部 1 とこれに隣合つてシフトレジスタ2の各転送部7 が設けられてなる。8は領域5と同導電型のチャ ンネルストツバー領域で、各感知部1間、及び各 本発明は電荷転送素子(CCD)、特に埋込み 30 シフトレジスタ2間を互に分離するものであり、 9は領域6と同導電型を有するもこれより低い不 純物濃度を有し、光感知部1とこれに隣合うシフ トレジスタ2との間に設けられて両者間に電位障 壁を形成する為の領域である。 > 光感知部1及び転送部7上の、主面4a上には 例えばSiO。より成る絶縁膜10が被着される。 そして、これの上に各シフトレジスタ2に対し、 #### ⑫特 **許 公 報**(B2) 昭58-46905 (2) 特公 昭58-46905 3 その共通の行上の転送部に関して共通に転送電極 11が延長被着され、この電極11上には同様に 例えば $SiO_2$ より成る絶縁膜12が被着され、こ れの上に跨いで特に光感知部1上を含んでいわゆ るセンサー電極 13 が被着される。この電極 13 5 負の電位 $\phi$ $\alpha$ を与える。 は光透過性を有するネサ、或いは不純物が高濃度 をもつてドープされて導電性が付与された多結晶 シリコン層より構成される。 とのような構成による固体撮像装置の光感知部 絶縁膜10を通じて与えるので、特に短波長側に おける感度が低くなる欠点がある。 本発明は上述した欠点を改善した固体撮像装置 を提供せんとするものである。 第4図及び第5図を参照して本発明を説明する。15 之等第4図、第5図に於いて、第2図及び第3図 と対応する部分には同一符号を付して重複説明を 省略する。 本発明に於いては、光感知部1上の少なくとも 受光領域上の絶縁膜10及び12を除去し、窓 14を形成すると共に、光感知部1の半導体領域 6上に主面4aに臨んで整流性接合Je を形成す る。この接合Je は例えば第4図に示す如く領域 6と異なる導電型即ちP型の不純物がドープされ た多結晶シリコン層より成る領域15を窓14を 25 間、即ち転送期間中に前述したと同様に撮像光学 固定電位、即ち例えば接地電位を与える。一方、 受光期間即 ちシフトレジスタ 2 に於ける転送期間 中にエミツタ領域15即ちセンサー電極16の端 子Sには、接合Je に逆バイアスを与える所定の 斯くすると第6図Aに示すPNPトランジスタ の断面に於ける電位分布は、第6図Bに示す如く なり、撮像光学像による光照射によつて生じたキ ヤリア即ちホール及び電子のうちホールe+は端 1に対する光は少なくとも電極13とこれの下の 10 子C側に流れて消滅するが、電子 $e^{-1}$ はベース領 域6に蓄積される。この場合、或る量以上の電荷 e 一が蓄積されると接合Je が順バイアスとなり、 この或る量以上の電荷即ち電子はエミツタ側にオ ーパーフローする。 > そして、この光感知部1のベース領域6に蓄積 された電荷を例えば帰線消去期間に於いてシフト レジスタ2の転送部7に転送する。この転送は、 通常の如くセンサー電極16に対し転送電極11 に所要の負の電位を与えることによって転送部7 20 にポテンシャル井戸を形成してその転送を行う。 その後はこのシフトレジスタ2に於いて第1図に 説明したように各転送部了の電荷を垂直方向に順 次シフトさせる。このシフトは通常の如く転送電 極11にクロツク電圧を与えて行う。そしてこの #### ⑫特 許 公 報(B2) 昭58-46905 た多結晶シリコン層より成る領域 1 5 を窓 1 4 を 25 通じて光感知部1の半導体層6上に被着生成させ てPN接合を形成するようになすこともできるし、 或いは第5図に示す如く光感知部1の半導体領域 6上に選択的に領域6と異なる導電型の不純物を 例えばイオン注入法或いは拡散法によつてトーブ 30 頭に述べたようにセンサー電極を構成する多結晶 し、P型の領域 1 5 を形成して接合Je を形成す るようになすこともできる。第5図に於いて16 は領域15の一部にオーミツクに被着した電極即 ちセンサー電極で、第4図の例では領域15自体 をいわばセンサー電極とした場合である。 斯くして光感知部1に、接合Je をエミツタ接 合とし、半導体領域 5 及び 6 間に形成される P N 接合Jc をコレクタ接合とするトランジスタ、即 ち領域15,6及び5を夫々エミツタ、ペース及 びコレクタの各領域とするPNPトランジスタを 40 構成する。 このような構成に於いて、半導体領域5即ちシ フトレジスタ 2 の基体領域となり前述のトランジ スタのコレクタ領域となる領域5の端子Cに正の 間、即ち転送期間中に前述したと同様に撮像光学 像による受光をなす。 上述の本発明装置によれば、その光感知部1を 構成するトランジスタのエミツタ領域15に於い て直接的に受光がなされるようになしたので、冒 シリコンを通じて更にその下の絶縁膜を介して受 光をなす場合の感度に比し特に短波長側の感度の 向上を図ることができるものである。 更に本発明装置によれば、或る以上に生じた電 35 荷をオーバーフローし得るものであるから従来の もののようにオーバーフロードレインを特設する 必要がなく、更にセンサー電極に与える電位によ つてオーバーフローの生じ始める電荷量を調整設 定できる利益もある。 尚、接合Je としては種々の構成をとり得、へ テロ接合、ショツトキー障壁による構成をとるこ ともできる。又、各部の導電型を図示とは逆導電 型とするなど種々の変更をなし得ることは明らか であろう。 (3) 特公 昭 5 8 - 4 6 9 0 5 #### 図面の簡単な説明 第1図は本発明の説明に供する固体撮像装置の構成図、第2図はその要部の拡大平面図、第3図はそのA-A線上断面図、第4図は本発明装置の一例の要部の拡大断面図、第5図は本発明装置の他の例の要部の拡大断面図、第6図は本発明装置 5 の動作の説明図である。 4は半導体基体、1は光感知部、2はシフトレシスタ、5及び6は半導体領域、8はチャンネルストツバー領域、9は障壁領域、15はエミツタ領域、16はセンサー電極、Je及びJcは接合である。 Fig.1 Top View of Conventional Interline Transfer CCD Image Sensor Fig.2 Top View of Conventional Interline Transfer CCD Image Sensor Picture Element Cell Fig.3 Conventional Buried Channel CCD type MOS Capacitor Photodiode Structure (4) 特公 昭58-46905 Fig.4 Schottky Barrier type Photodiode Fig. 6 shows that this is also the invention of the in pixel VOD (vertical overflow drain).